home *** CD-ROM | disk | FTP | other *** search
/ Internet Info 1994 March / Internet Info CD-ROM (Walnut Creek) (March 1994).iso / networking / ip / ka9q / src890906.arc / EAGLE.H < prev    next >
C/C++ Source or Header  |  1989-08-19  |  4KB  |  122 lines

  1. #ifndef    EGMAX
  2.  
  3. #include "global.h"
  4.  
  5. /* Hardware-dependent routines for the EAGLE card for the PC
  6.  * This card contains a Zilog 8530 only - no modem!
  7.  */
  8. #define EGMAX    1        /* One card max */
  9. #define AX_MTU    512
  10. #define INTMASK 0x21        /* Intel 8259 interrupt controller mask */
  11.  
  12. struct EGTAB {
  13.     INTERRUPT (*oldvec) __ARGS((void));    /* Original interrupt vector contents */
  14.     int16 addr;        /* Base I/O address */
  15.     unsigned vec;        /* Vector */
  16.     long ints;        /* Interrupt count */
  17. };
  18. extern struct EGTAB Eagle[];
  19.  
  20. /* Register offset info, specific to the EAGLE
  21.  * E.g., to read the data port on channel A, use
  22.  *    inportb(egchan[dev].base + CHANA + DATA)
  23.  */
  24. #define CHANB        0    /* Base of channel B regs */
  25. #define CHANA        2    /* Base of channel A regs */
  26.  
  27. /* 8530 ports on each channel */
  28. #define CTL    0
  29. #define DATA    1
  30. #define DMACTRL     4    /* Base of channel + 4 */
  31.  
  32. /* EAGLE DMA/INTERRUPT CONTROL REGISTER */
  33. #define DMAPORT     0    /* 0 = Data Port */
  34. #define INTPORT     1    /* 1 = Interrupt Port */
  35. #define DMACHANA    0    /* 0 = DMA on CHANNEL A */
  36. #define DMACHANB    2    /* 1 = DMA on Channel B */
  37. #define DMADISABLE    0    /* 0 = DMA disabled */
  38. #define DMAENABLE    4    /* 1 = DMA enabled */
  39. #define INTDISABLE    0    /* 0 = Interrupts disabled */
  40. #define INTENABLE    8    /* 1 = Interrupts enabled */
  41. #define INTACKTOG    10    /* 1 = INT ACK TOGGLE */
  42.  
  43.  
  44. struct egchan {
  45.     long rxints;        /* Receiver interrupts */
  46.     long txints;        /* Transmitter interrupts */
  47.     long exints;        /* External/status interrupts */
  48.     long spints;        /* Special receiver interrupts */
  49.  
  50.     int enqueued;        /* Packets actually forwarded */
  51.     int rxframes;        /* Number of Frames Actally Received */
  52.     int toobig;        /* Giant receiver packets */
  53.     int crcerr;        /* CRC Errors */
  54.     int aborts;        /* Receiver aborts */
  55.     int rovers;        /* Receiver Overruns */
  56.  
  57.     char status;        /* Copy of R0 at last external interrupt */
  58.     struct mbuf *rcvbuf;    /* Buffer for current rx packet */
  59.     int16 bufsiz;        /* Size of rcvbuf */
  60.     char *rcp;        /* Pointer into rcvbuf */
  61.  
  62.     struct mbuf *sndq;    /* Packets awaiting transmission */
  63.     int16 sndcnt;        /* Number of packets on sndq */
  64.     struct mbuf *sndbuf;    /* Current buffer being transmitted */
  65.     char tstate;        /* Tranmsitter state */
  66. #define IDLE    0        /* Transmitter off, no data pending */
  67. #define ACTIVE    1        /* Transmitter on, sending data */
  68. #define UNDERRUN 2        /* Transmitter on, flushing CRC */
  69. #define FLAGOUT 3        /* CRC sent - attempt to start next frame */
  70. #define DEFER 4         /* Receive Active - DEFER Transmit */
  71.     char rstate;        /* Set when !DCD goes to 0 (TRUE) */
  72. /* Normal state is ACTIVE if Receive enabled */
  73. #define RXERROR 2        /* Error -- Aborting current Frame */
  74. #define RXABORT 3        /* ABORT sequence detected */
  75. #define TOOBIG 4        /* too large a frame to store */
  76.     int16 dev;        /* Device number */
  77.     int16 base;        /* Base of I/O registers */
  78.     int16 stata;        /* address of Channel A status regs */
  79.     int16 statb;        /* address of Channel B status regs */
  80.     int16 dmactrl;        /* address of DMA/INTERRUPT reg on card */
  81.     int16 speed;        /* Line speed, bps */
  82. #define TXDELAY 0        /* Transmit Delay 10 ms/cnt */
  83. #define PERSIST 1        /* Persistence (0-255) as a % */
  84. #define SLOTIME 2        /* Delay to wait on persistence hit */
  85. #define SQUELDELAY 3        /* Delay after XMTR OFF for seuelch tail */
  86.     char params[4];     /* Channel control parameters */
  87.     struct iface *iface;    /* Associated interface */
  88. };
  89. extern struct egchan Egchan[];
  90.  
  91.  
  92. #define OFF    0
  93. #define ON    1
  94. #define INIT    2
  95.  
  96. /* 8530 clock speed */
  97.  
  98. #define XTAL    ((long) 3686400/2)     /* 32X clock constant */
  99.  
  100. /*************************************************************/
  101. /* TEMP FOR DEBUG ONLY - eliminates Divide by zero interrupt */
  102. /*               - preset for 1200 BAUD !!!!!!!!!!!!!! */
  103. /*************************************************************/
  104. #define TXCONST 1534             /* (XTAL/1200L)-2 */
  105. #define RXCONST 46             /* ((XTAL/32)/1200L)-2 */
  106.  
  107. /* Baud rate generator definitions */
  108. struct baudrate {
  109.     int16 speed;
  110.     char val;
  111. };
  112.  
  113. /* In eagle.c: */
  114. void egint __ARGS((int16 dev));
  115.  
  116. /* In eaglevec.asm: */
  117. INTERRUPT eg0vec __ARGS((void));
  118.  
  119. #endif    /* EGMAX */
  120.  
  121.  
  122.